Paper accepted at Jornadas SARTECO 2024 (I)

April 15, 2024 | | Comments Off on Paper accepted at Jornadas SARTECO 2024 (I)

The paper entitled “Protección mediante Códigos de Corrección de Errores de los pesos de una Red Neuronal implementada en Arduino” written by J. Gracia-Morán and L.J. Saiz-Adalid has been accepted at Jornadas SARTECO 2024.

Abstract

Últimamente, el amplio uso de las redes neuronales ha provocado que éstas estén presentes en multitud de entornos, como pueden ser dispositivos industriales, espaciales, automotrices o médicos. En todos ellos, se requiere equilibrar objetivos contradictorios, como el rendimiento de la Red Neuronal, el consumo de energía y el área de silicio ocupada. Si además, estos sistemas se van a ejecutar en entornos críticos, también es de suma importancia garantizar altos niveles de tolerancia a fallos. Las soluciones tradicionales basadas en redundancia hardware proporcionan una alta cobertura de detección y/o corrección de errores a costa de elevadas sobrecargas, que pueden ser no asumibles en soluciones con recursos limitados, como son los sistemas empotrados. En este trabajo se propone el uso de Códigos de Corrección de Errores (ECC) para proteger los pesos de una Red Neuronal implementada en un sistema basado en Arduino. En primer lugar, y mediante la técnica de inyección de fallos, se hace un estudio de cómo afecta el error en uno o varios bits al comportamiento del sistema. A continuación, se ha estudiado cómo influye tanto al comportamiento de la Red Neuronal como a la sobrecarga del sistema la introducción de diferentes ECC. Para ello, hemos utilizado ECC ya existentes, así como hemos diseñado un ECC nuevo específico para este trabajo.


Comments



Comments are closed.

Name (required)

Email (required)

Website

Speak your mind